左下角的100,是这块芯片的功能引脚,100,表示左下角的3的端口都是高电平输入,只有在这个前提下这块芯片才能开始工作。上边的124,表示cba这三个口的权重,说白了就是因为芯片已经由硬件规定好了,a的权重是4,b的权重是2,c的权重是1。他们是不能换的。en是使能端,顾名思义就是说只有en使能了,芯片才能正常工作。1不取非而00都要取非,那是因为00的端口接了反相器,输入为零时,芯片里面才接到的是高电平。
将双2-4译码器进行级联,即使用最高位作为两片2-4译码器的片选信号,将剩余位作为译码器片内地址线,就可以转换成3-8译码器。
设计方向
将双2-4译码器级联为3-8译码器
设计思路
由于译码器译码输出与输入对应,输入端位000~111对应选择输出端的Q0~Q7,故可以根据输入端最高位将3-8线译码器分割为低4位和高4位,结合逻辑地址分段的思路使用两个2-4线译码器的表示对应的Q0~Q3和Q4~Q7。
由于Q0~Q3和Q4~Q7除了输入端的最高位不同一一对应,因此可以输入端最高位控制2-4译码器的使能端,将剩余的输入作为片内地址去控制有效译码器的输出。
电路原理
设计分析
该设计通过输入端最高位作为片选信号,将输入端最低位和第二位作为片内地址线选择片内输出,实现两个2-4译码器的级联形成3-8译码器。
注意事项
译码器根据其内部结构不同输出端和使能端均有高电平有效和低电平有效两种,实际使用应根据相关技术手册调整,即调整反相器的位置和输出的默认电平,常使用上拉电阻和下拉电阻。
免责声明:本平台仅供信息发布交流之途,请谨慎判断信息真伪。如遇虚假诈骗信息,请立即举报
举报