分享好友 天南地北首页 网站导航

第二章

网友发布 2023-08-23 02:28 · 头闻号仪器机械

1、中央处理器(CPU)两大功能部件:运算器、控制器

运算器的主要功能是进行逻辑运算和算数运算,由算数逻辑单元和若干存储器组成。

?运算器的核心部件是算数逻辑单元(ALU)

?算数逻辑单元的基本结构是超前进位加法器

2、半加器&全加器、串行进位加法器&并行进位加法器(串行进位并行加法器、超前进位加法器)

?半加器和全加器都是一位数相加的逻辑器件。

?加法器是多位二进制数码相加的逻辑器件(由一个或多个全加器组成)。

3、半加器不考虑进位输入、全加器考虑进位输入。

与或非门实现。

由于全加器的输出和进位都满足对偶关系(当输入都取反时,输出也都取反),所以全加器的正逻辑与负逻辑的逻辑图完全相同(原变量输入产生原变量输出,反变量输入产生反变量输出)。

?要会计算延时:输入变量>4时,与或非门的延时为1.5,其他门延时均为1

4、串行加法器:一个全加器和一个保存进位的触发器(进位输出送至进位输入)

?并行加法器完成全字长两位数相加只需一步。(N位数值1位符号)需要n+1个全加器。

?串行进位并行加法器(行波进位加法器):n个全机器首位相连,每一级的进位输出连到相邻高位的进位输入上,每一级进位输入直接依赖于前一级进位。

?超前进位加法器

5、超前进位加法器(先行进位加法器、并行进位加法器、同时进位加法器):使较高位的进位与比他低的进位同时形成。

?加法器的速度直接影响着ALU的速度,提高加法器的速度,关键在于加速进位的传递和减少进位传递的延迟级数。

?与或非实现4位一组的超前进位加法器:X、Y反变量输入,C(i-1)原变量输入,G、P原变量输出,C(i)反变量输出。

?负逻辑:G、P的地方换一下,形式同。X、Y原变量输入、C(i-1)反变量输入,G、P反变量输出,C原变量输出。

6、16位加法器à 二级分组超前进位加法器——组内并行,组间串行

一级分组的小组看成位,最高一位进位称为小组进位CI。

小组进位生成函数GI、小组进位传递函数PI,只与Gi、Pi有关,与Ci-1无关,需一级延时。

正负逻辑交替

?中组超前进位公式与前一组的超前进位公式形式完全相同。

7、算数逻辑运算单元ALU

组合逻辑电路

ALU的基本逻辑结构:超前进位加法器。

通过改变加法器的进位产生函数和进位传递函数来获得多种运算能力。

组内并行进位,产生全部4位进位,同时产生小组进位生成与传递函数。

M控制逻辑运算or算数运算。S3、S2、S1、S0实际控制着具体的运算功能(实际控制着G和P)。

数字电路 8421 转2421 真值表

参考代码如下,

module add_1bit (a, b, ci, s, co)

input a, b, ci; //Ci为上个进位。

output reg s, co; //co为当前的进位,s为加结果

always@(*)

begin

co = (a&b) | (b&ci) | (ci&a);

if (ci)

s = ! (a^b);

else

s = (a^b);

end

endmodule

` 8421 2421

0 0000 0000

1 0001 0001

2 0010 0010

3 0011 0011

4 0100 0100

5 0101 1011

6 0110 1100

7 0111 1101

8 1000 1110

9 1001 1111

10 0001 0000 0001 0000

用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,或数字系统。由于它具有逻辑运算和逻辑处理功能,所以又称数字逻辑电路。现代的数字电路由半导体工艺制成的若干数字集成器件构造而成。逻辑门是数字逻辑电路的基本单元。存储器是用来存储二进制数据的数字电路。从整体上看,数字电路可以分为组合逻辑电路和时序逻辑电路两大类。

表征逻辑事件输入和输出之间全部可能状态的表格。列出命题公式真假值的表。通常以1表示真,0 表示假。命题公式的取值由组成命题公式的命题变元的取值和命题联结词决定,命题联结词的真值表给出了真假值的算法。

真值表是在逻辑中使用的一类数学表,用来确定一个表达式是否为真或有效。 (表达式可以是论证;就是说,表达式的合取,它的每个结合项(conjunct)都是最后要做的结论的一个前提。

免责声明:本平台仅供信息发布交流之途,请谨慎判断信息真伪。如遇虚假诈骗信息,请立即举报

举报
反对 0
打赏 0
更多相关文章

收藏

点赞